當(dāng)前位置:首頁(yè) > 百科知識(shí) > 電子工程 > 正文

GAL

GAL器件是從PAL發(fā)現(xiàn)過(guò)來(lái)的,其采用了EECMOS工藝使得該器件的編程非常方便,另外由于其輸出采用了邏輯宏單元結(jié)構(gòu)(OLMC—Output Logic Macro Cell),使得電路的邏輯設(shè)計(jì)更加靈活。

概述

  GAL,通用陣列邏輯,英文全稱(chēng):generic array logic。GAL器件是從PAL發(fā)現(xiàn)過(guò)來(lái)的,其采用了EECMOS工藝使得該器件的編程非常方便,另外由于其輸出采用了邏輯宏單元結(jié)構(gòu)(OLMC—Output Logic Macro Cell),使得電路的邏輯設(shè)計(jì)更加靈活。

優(yōu)點(diǎn)

  1.具有電可擦除的功能,克服了采用熔斷絲技術(shù)只能一次編程的缺點(diǎn),其可改寫(xiě)的次數(shù)超過(guò)100次;

  2.由于采用了輸出宏單元結(jié)構(gòu),用戶(hù)可根據(jù)需要進(jìn)行組態(tài),一片GAL器件可以實(shí)現(xiàn)各種組態(tài)的PAL器件輸出結(jié)構(gòu)的邏輯 功能,給電路設(shè)計(jì)帶來(lái)極大的方便;

  3.具有加密的功能,保護(hù)了知識(shí)產(chǎn)權(quán);

  4.在器件中開(kāi)設(shè)了一個(gè)存儲(chǔ)區(qū)域用來(lái)存放識(shí)別標(biāo)志——即電子標(biāo)簽的功能。

基本結(jié)構(gòu)

  GAL有五個(gè)部分組成:

  1.輸入端:GAL16V8的2~9腳共8個(gè)輸入端,每個(gè)輸入端有一個(gè)緩沖器,并由緩沖器引出兩個(gè)互補(bǔ)的輸出到與陣列; 

  2.與陣列部分:它由8根輸入及8根輸出各引出兩根互補(bǔ)的輸出構(gòu)成32列,即與項(xiàng)的變量個(gè)數(shù)為16;8根輸出每個(gè)輸出對(duì)應(yīng)于一個(gè)8輸入或門(mén)(相當(dāng)于每個(gè)輸出包含8個(gè)與項(xiàng))構(gòu)成64行,即GAL16V8的與陣列為一個(gè)32×64的陣列,共2048個(gè)可編程單元(或結(jié)點(diǎn));

  3.輸出宏單元:GAL16V8共有8個(gè)輸出宏單元,分別對(duì)應(yīng)于12~19腳。每個(gè)宏單元的電路可以通過(guò)編程實(shí)現(xiàn)所有PAL輸出結(jié)構(gòu)實(shí)現(xiàn)的功能;

  4.系統(tǒng)時(shí)鐘:GAL16V8的1腳為系統(tǒng)時(shí)鐘輸入端,與每個(gè)輸出宏單元中D觸發(fā)器時(shí)鐘輸入端相連,可見(jiàn)GAL器件只能實(shí)現(xiàn)同步時(shí)序電路,而無(wú)法實(shí)現(xiàn)異步的時(shí)序電路;

  5.輸出三態(tài)控制端:GAL16V8的11腳為器件的三態(tài)控制公共端。


內(nèi)容來(lái)自百科網(wǎng)