當(dāng)前位置:首頁(yè) > 百科知識(shí) > 電子工程 > 正文

申威處理器

SW處理器源自于DEC的Alpha 21164,其研制得到了國(guó)家“核高基”專(zhuān)項(xiàng)資金支持。在國(guó)家“核高基”重大專(zhuān)項(xiàng)支持下、采用自主指令集,具體負(fù)責(zé)研發(fā)的單位是江南計(jì)算機(jī)所屬于軍方研究機(jī)構(gòu)(總參56所),且具有完全自主知識(shí)產(chǎn)權(quán)的處理器系列。

簡(jiǎn)介:

  申威處理器源自于DEC的Alpha 21164,其研制得到了國(guó)家“核高基”專(zhuān)項(xiàng)資金支持。在國(guó)家“核高基”重大專(zhuān)項(xiàng)支持下、采用自主指令集,具體負(fù)責(zé)研發(fā)的單位是江南計(jì)算機(jī)所屬于軍方研究機(jī)構(gòu)(總參56所),且具有完全自主知識(shí)產(chǎn)權(quán)的處理器系列。

發(fā)展歷程:

  申威-1:2006年完成研制,基于130nm工藝,最高工資頻率1.25GHz。

  申威1600:2010年完成研制;單芯片16核心;4路128位主存;PCIE接口;衍生產(chǎn)品申威1610,申威410。

  申威第三代處理器:采用眾核架構(gòu);DDR3主存,PCIE3.0接口;性能可達(dá)T Flops級(jí)。衍生產(chǎn)品:申威411,4核心,6MB共享3級(jí)cache,雙DDR3主存,雙PCI-E2.0接口;申威1621,16核心,8路DDR3主存,環(huán)網(wǎng)互聯(lián),雙PCI-E3.0接口。


內(nèi)容來(lái)自百科網(wǎng)